Please use this identifier to cite or link to this item: http://www.dspace.espol.edu.ec/handle/123456789/1050
Title: Diseño e implementación en fpga’s de un sistema escalable modulador/demodulador ofdm, como herramienta académica e investigativa
Authors: Nemer, Fauzi
Ramos, Boris
Keywords: OFDM
DSP
TOE
VHDL
FFT
FPGA
SYNCHRONIZATION
ECUALIZATION
Issue Date: 26-Feb-2009
Abstract: Debido a la diversidad de frecuencia y a los efectos del prefijo cíclico sobre el ISI, OFDM es ampliamente estudiado como base de soluciones banda ancha en ambientes selectivos. Por esta razón, este proyecto pretende iniciar un estudio profundo en esta área. El sistema implementado está constituido por 4 bloques principales: Transmisor (TX), Receptor (RX), Clocking y Settings. El bloque Settings define y proporciona a los demás bloques las especificaciones básicas. El Clocking se encarga de la sincronía del sistema mediante la distribución de los diferentes relojes del sistema. El TX se encarga de formar y emitir los bloques OFDM conformados por los símbolos de training y de datos en el tiempo. Finalmente, el RX se encarga de la recuperación de los datos transmitidos en los símbolos de datos. Es posible dividir las pruebas del sistema en tres partes. La primera se encarga de evaluar el rango de frecuencia de operación del sistema en función de sus diferentes parámetros. La segunda parte, explora el proceso de generación de los bloques OFDM. Finalmente, en la tercera parte se evaluarán los datos recuperados en perfecta sincronía y ante la presencia de un desplazamiento en el tiempo (TOE) provocado.
URI: http://www.dspace.espol.edu.ec/handle/123456789/1050
Appears in Collections:Artículos de Tesis de Grado - FIEC

Files in This Item:
File Description SizeFormat 
1879.pdf370.65 kBAdobe PDFView/Open


Items in DSpace are protected by copyright, with all rights reserved, unless otherwise indicated.