Please use this identifier to cite or link to this item: http://www.dspace.espol.edu.ec/handle/123456789/1063
Title: Diseño e implementación en software y en hardware de un decodificador viterbi para el estándar ieee802.11a wlan
Authors: Villafuerte, Ricardo
Oñate, Luis
Ramirez, Nury
Vargas, Pedro
Issue Date: 26-Feb-2009
Abstract: El trabajo de tesis presenta el diseño y la implementación en software y en hardware de un decodificador de Viterbi para el estándar de comunicaciones inalámbricas IEEE 802.11a. El prototipo del decodificador de Viterbi fue implementado sobre el conjunto de instrucciones de un procesador MIPS de la serie R2000, constituyendo el diseño en software, y también fue implementado en VHDL, lo que constituye el diseño en hardware. Ambas implementaciones tienen las siguientes características: Decodificador convolucional de decisión dura para la entrada y de decisión suave para la salida, Longitud Restrictiva de 7 y Tasa de Codificación de ½, según el estándar. Las implementaciones fueron sintetizadas usando las herramientas de Xilinx y Altera, fueron probados funcionalmente mediante simulación y programados sobre cuatro diferentes familias de FPGAs. La verificación mediante una cama de pruebas diseñada para este fin, la cual permitió comprobar que el diseño satisface los requerimientos planteados.
URI: http://www.dspace.espol.edu.ec/handle/123456789/1063
Appears in Collections:Artículos de Tesis de Grado - FIEC

Files in This Item:
File Description SizeFormat 
1883.pdf1.38 MBAdobe PDFView/Open


Items in DSpace are protected by copyright, with all rights reserved, unless otherwise indicated.